摘要:
为解决超高速采集系统中的数据缓存问题,文中基于Xilinx Kintex-7 FPGA MIG_v1.9 IP核进行了DDR3 SDRAM控制器的编写,分析并提出了提高带宽利用率的方法。最终将其进行类FIFO接口的封装,屏蔽掉了DDR3 IP核复杂的用户接口,为DDR3数据流缓存的实现提供便利。系统测试表明,该设计满足大容量数据缓存要求,并具有较强的可移植性。
中图分类号:
宋明,赵英潇,林钱强. 基于FPGA的DDR3 SDRAM控制器的设计与优化[J]. , 2016, 29(11): 47-.
SONG Ming,ZHAO Yingxiao,LIN Qianqiang. Design and Optimization of DDR3 SDRAM Controller Based on FPGA[J]. , 2016, 29(11): 47-.