摘要:
针对采用传统硬件方法实现JPEGLS无损图像压缩算法时延时较多、实时性较差的问题,文中提出了一种基于FPGA的全流水线结构来实现JPEGLS算法。该结构以提高最大吞吐量为主要目标,通过多级流水线降低每一级运算的延迟,大幅提高了压缩算法的实时性,硬件电路操作频率可达120 MHz。
中图分类号:
范文晶 1,王召利 2,王惠娟 1,费聚锋 2,李萧萧 1. 基于FPGA的无损图像压缩算法实现[J]. , 2016, 29(11): 126-.
FAN Wenjing1, WANG Zhaoli2, WANG Huijuan1, FEI Jufeng2, LI Xiaoxiao1. Implementation of Lossless Image Compression Algorithm Based on FPGA[J]. , 2016, 29(11): 126-.