›› 2015, Vol. 28 ›› Issue (7): 31-.

• 论文 • 上一篇    下一篇

三相电压锁相环模块化自动代码生成

吴帅,杨文焕,陈斌,夏明豪   

  1. (上海理工大学 光电信息与计算机工程学院,上海 200093)
  • 出版日期:2015-07-15 发布日期:2015-07-13
  • 作者简介:吴帅(1989—),男,硕士研究生。研究方向:有源电力滤波器。E-mail:1045653010@qq.com。杨文焕(1954—),男,教授,硕士生导师。研究方向:新能源,交流调速,特种电机设计与控制。
  • 基金资助:

    上海市研究生创新基金资助项目(JWCXSL1402)

Modular Design and Automatic Code Generation of PLL

WU Shuai,YANG Wenhuan,CHEN Bin,XIA Minghao   

  1. (School of Optical-Electrical and Computer Engineering,University of Shanghai for Science and Technology,Shanghai 200093,China)
  • Online:2015-07-15 Published:2015-07-13

摘要:

提出一种新的基于Xilinx FPGA开发工具SG的三相电网锁相环实现方法,此方法不仅避免了复杂程序代码的编写,而且方便在Simulink环境下进行仿真调试。根据三相电网锁相环PLL的原理,建立SG模型仿真并自动生成HDL代码,导入到ISE工程中综合下载到FPGA控制板进行硬件验证,试验结果验证了文中提出的锁相方法的正确性和良好的动态性能。展示了模块化自动代码生成方法的可行性。

关键词: 现场可编程门阵列, 自动代码生成, 三相电网锁相环, 系统生成

Abstract:

A new method of three-phase-locked loop controller base on Xilinx System Generator (SG) is presented,which facilitates simulation debugging in Simulink while saving the need for complex code writing.According to the principle of three-phase power phase-locked loop (PLL),the SG Model of PLL is built.The HDL code of this model is generated by SG automatically and imported into an ISE project.The Feasibility of this method of PLL is proved by downloading the bit file generated by ISE into FPGA.

Key words: FPGA;automatic code generation;PLL;system generator

中图分类号: 

  • TN911.8